2,遲滯比較器
1)遲滯比較器的電路結(jié)構(gòu)如圖 4-27 所示
2)其第一級(jí)為差分放大器電路,利用 M5 和 M6 管的交叉耦合來實(shí)現(xiàn)對(duì)遲滯電壓的產(chǎn)生和調(diào)整,在經(jīng)過雙端到單端的變換電路,將差分輸出信號(hào)轉(zhuǎn)為單端輸出信號(hào),并通過兩級(jí)緩沖器進(jìn)行整形,進(jìn)而輸出數(shù)字基帶信號(hào)。
3)其中,Dir 為控制使能端,在標(biāo)簽向閱讀器返回信號(hào)時(shí),
AM 解調(diào)無需工作,可以通過控制邏輯電路發(fā)送的使能信號(hào) Dir,通過 M11 到
M15 管將遲滯比較器的各個(gè)支路電流關(guān)閉,使比較器不再工作,從而達(dá)到降低
標(biāo)簽芯片功耗的目的,起到提高芯片性能的作用。
2)
哪里有射頻培訓(xùn)機(jī)構(gòu)
|